-->
当前位置:首页 > 题库

题库 第6178页

  • 最新
  • 浏览
  • 评论

单选题:16.假定用若干个16K x8位的存储器芯片组成一个64K x8位的存储器,芯片各单元交叉编址,则地址BFFFH所在的芯片的最小

Luz5年前 (2021-05-10)1304
16.假定用若干个16K x8位的存储器芯片组成一个64K x8位的存储器,芯片各单元交叉编址,则地址BFFFH所在的芯片的最小地址为_______。@[D](2)A. 0000HB. 0001HC. 0002HD. 0003HA.0000…

单选题:15.假定用若干个16K x1位的存储器芯片组成一个64K x8位的存储器,芯片内各单元连续编址,则地址BFFOH所在的芯片的最

Luz5年前 (2021-05-10)1408
15.假定用若干个16K x1位的存储器芯片组成一个64K x8位的存储器,芯片内各单元连续编址,则地址BFFOH所在的芯片的最小地址为_______。@[C](2)A. 4000HB. 6000HC. 8000HD. A000HA.400…

单选题:14.假定DDR3 SDRAM芯片内部核心频率为133.25MHz,与之相连的存储器总线每次传输8字节,则下面有关叙述中,错误的

Luz5年前 (2021-05-10)1490
14.假定DDR3 SDRAM芯片内部核心频率为133.25MHz,与之相连的存储器总线每次传输8字节,则下面有关叙述中,错误的是_______。@[C](2)A. 芯片内部I/O缓冲采用8位预取技术B. 存储器总线每秒传1066M次数据C…

单选题:13.下面有关半导体存储器的叙述中,错误的是_______。

Luz5年前 (2021-05-10)1921
13.下面有关半导体存储器的叙述中,错误的是_______。@[A](2)A. 半导体存储器都采用随机存取方式进行读写B. ROM芯片属于半导体随机存储器芯片C. SRAM是半导体静态随机访问存储器,可用作cacheD. DRAM是半导体动…

单选题:12.下面有关ROM和RAM的叙述中,错误的是_______。

Luz5年前 (2021-05-10)2600
12.下面有关ROM和RAM的叙述中,错误的是_______。@[D](2)A. RAM是可读可写存储器,ROM是只读存储器B. ROM和RAM都采用随机访问方式进行读写C. 系统的主存由RAM和ROM组成D. 系统的主存都用DRAM芯片实…

单选题:10.通常采用行、列地址引脚复用的半导体存储器芯片是_______。

Luz5年前 (2021-05-10)1472
10.通常采用行、列地址引脚复用的半导体存储器芯片是_______。@[B](2)A. SRAMB. DRAMC. EPROMD. Flash MemoryA.SRAMB.DRAMC.EPROMD.Flash Memory答案:B…

单选题:9.需要定时刷新的半导体存储器芯片是_______。

Luz5年前 (2021-05-10)2064
9.需要定时刷新的半导体存储器芯片是_______。@[B](2)A. SRAMB. DRAMC. EPROMD. Flash MemoryA.SRAMB.DRAMC.EPROMD.Flash Memory答案:B…

单选题:7.下列儿几种存储器中,_______是易失性存储器。

Luz5年前 (2021-05-10)1099
7.下列儿几种存储器中,_______是易失性存储器。@[A](2)A. cacheB. EPROMC. Flash MemoryD. CD-ROMA.cacheB.EPROMC.Flash MemoryD.CD-ROM答案:A…

单选题:5. 某计算机字长16位,主存地址空间大小是64KB,按字节编址,则寻址范围是_______。

Luz5年前 (2021-05-10)1031
5. 某计算机字长16位,主存地址空间大小是64KB,按字节编址,则寻址范围是_______。@[D](2)A. 0 ~ (64K-1)B. O ~ (32K-1)C. 0 ~ (64KB-1)D. 0 ~ (32KB-1)A.0 ~ (6…

单选题:4. 某SRAM芯片的容量为1024 x4位,则地址和数据引脚的数目分别为_______。

Luz5年前 (2021-05-10)1583
4. 某SRAM芯片的容量为1024 x4位,则地址和数据引脚的数目分别为_______。@[A](2)A. 10,4B. 5,4C. 10, 8D. 5,8A.10,4B.5,4C.10, 8D.5,8答案:A…